(10)关键的线要尽量粗,并在两边加上保护地。高速线要短而直。(11)元件引脚尽量短,去耦电容引脚尽量短,去耦电容使用无引线的贴片电容。(12)对A/D类器件,数字部分与模拟部分地线宁可统一也不要交*。(13)时钟、总线、片选信号要远离I/O线和接插件。(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。(15)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚需远离I/O电缆。(16)石英晶体下面以及对噪声敏感的器件下面不要走线。(17)弱信号电路,低频电路周围不要形成电流环路。(18)任何信号都不要形成环路,如不可避免,让环路区尽量小布局应尽量满足以下要求:总的连线尽可能短,关键信号线短;湖北高速PCB培训布局
布局整体思路(1)整板器件布局整齐、紧凑;满足“信号流向顺畅,布线短”的原则;(2)不同类型的电路模块分开摆放,相对、互不干扰;(3)相同模块采用复制的方式相同布局;(4)预留器件扇出、通流能力、走线通道所需空间;(5)器件间距满足《PCBLayout工艺参数》的参数要求;(6)当密集摆放时,小距离需大于《PCBLayout工艺参数》中的小器件间距要求;当与客户的要求时,以客户为准,并记录到《项目设计沟通记录》。(7)器件摆放完成后,逐条核实《PCBLayout业务资料及要求》中的布局要求,以确保布局满足客户要求。常规PCB培训多少钱在通常情况下,所有的元件均应布置在电路板的同一面上。
DDR的PCB布局、布线要求4、对于DDR的地址及控制信号,如果挂两片DDR颗粒时拓扑建议采用对称的Y型结构,分支端靠近信号的接收端,串联电阻靠近驱动端放置(5mm以内),并联电阻靠近接收端放置(5mm以内),布局布线要保证所有地址、控制信号拓扑结构的一致性及长度上的匹配。地址、控制、时钟线(远端分支结构)的等长范围为≤200Mil。5、对于地址、控制信号的参考差分时钟信号CK\CK#的拓扑结构,布局时串联电阻靠近驱动端放置,并联电阻靠近接收端放置,布线时要考虑差分线对内的平行布线及等长(≤5Mil)要求。6、DDR的IO供电电源是2.5V,对于控制芯片及DDR芯片,为每个IO2.5V电源管脚配备退耦电容并靠近管脚放置,在允许的情况下多扇出几个孔,同时芯片配备大的储能大电容;对于1.25VVTT电源,该电源的质量要求非常高,不允许出现较大纹波,1.25V电源输出要经过充分的滤波,整个1.25V的电源通道要保持低阻抗特性,每个上拉至VTT电源的端接电阻为其配备退耦电容。
设计规划设计规划子流程:梳理功能要求→确认设计要求→梳理设计要求。梳理功能要求(1)逐页浏览原理图,熟悉项目类型。项目类型可分为:数字板、模拟板、数模混合板、射频板、射频数模混合板、功率电源板、背板等,依据项目类型逐页查看原理图梳理五大功能模块:输入模块、输出模块、电源模块、信号处理模块、时钟及复位模块。(2)器件认定:在单板设计中,承担信号处理功能器件,或因体积较大,直接影响布局布线的器件。如:FPGA,DSP,A/D芯片,D/A芯片,恒温晶振,时钟芯片,大体积电源芯片。确认设计要求(1)客户按照《PCBLayout业务资料及要求》表格模板,规范填写,信息无遗漏;可以协助客户梳理《PCBLayout业务资料及要求》表格,经客户确认后,则直接采纳。(2)整理出正确、完整的信号功能框图。(3)按照《PCB Layout业务资料及要求》表格确认整版电源,及各路分支的电源功耗情况,根据电源流向和电流大小,列出电流树状图,经客户确认后,予以采纳。·各元件布局应均匀、整齐、紧凑,尽量减小和缩短各元件之间的引线和连接。
如果要将两块PCB相互连结,一般我们都会用到俗称「金手指」的边接头(edgeconnector)。金手指上包含了许多裸露的铜垫,这些铜垫事实上也是PCB布线的一部份。通常连接时,我们将其中一片PCB上的金手指插另一片PCB上合适的插槽上(一般叫做扩充槽Slot)。在计算机中,像是显示卡,声卡或是其它类似的界面卡,都是借着金手指来与主机板连接的。PCB上的绿色或是棕色,是阻焊漆(soldermask)的颜色。这层是绝缘的防护层,可以保护铜线,也可以防止零件被焊到不正确的地方。在阻焊层上另外会印刷上一层丝网印刷面(silkscreen)。通常在这上面会印上文字与符号(大多是白色的),以标示出各零件在板子上的位置。丝网印刷面也被称作图标面(legend)。一些元器件或导线有可能有较高的电位差,应加大他们的距离,以免放电引起意外短路。深圳哪里的PCB培训走线
通过学习PCB的结构、材料以及层次设计,学员可以逐步了解不同类型的PCB及其特点。湖北高速PCB培训布局
叠层方案,叠层方案子流程:设计参数确认→层叠评估→基本工艺、层叠和阻抗信息确认。设计参数确认(1)发《PCBLayout业务资料及要求》给客户填写。(2)确认客户填写信息完整、正确。板厚与客户要求一致,注意PCI或PCIE板厚1.6mm等特殊板卡板厚要求;板厚≤1.0mm时公差±0.1mm,板厚>1.0mm是公差±10%。其他客户要求无法满足时,需和工艺、客户及时沟通确认,需满足加工工艺要求。层叠评估叠层评估子流程:评估走线层数→评估平面层数→层叠评估。(1)评估走线层数:以设计文件中布线密集的区域为主要参考,评估走线层数,一般为BGA封装的器件或者排数较多的接插件,以信号管脚为6排的1.0mm的BGA,放在top层,BGA内两孔间只能走一根信号线为例,少层数的评估可以参考以下几点:及次信号需换层布线的过孔可以延伸至BGA外(一般在BGA本体外扩5mm的禁布区范围内),此类过孔要摆成两孔间穿两根信号线的方式。次外层以内的两排可用一个内层出线。再依次内缩的第五,六排则需要两个内层出线。根据电源和地的分布情况,结合bottom层走线,多可以减少一个内层。结合以上5点,少可用2个内走线层完成出线。湖北高速PCB培训布局